

**Module : Systèmes logiques**

Code

**ING-2-S3-P3**

Période

**Semestre 3**

Volume horaire

**42H**

ECTS

**4**

Responsable

**Leila BOUSBIA**

email

Leila.bousbia@tek-up.tn

Equipe pédagogique

**Leila BOUSBIA**
**1. Objectifs de Module (Savoirs, aptitudes et compétences)**

Ce module porte sur l'étude l'algèbre de Boole, les fonctions booléennes et la logique combinatoire ainsi que séquentielle, pour maîtriser le fonctionnement des circuits de base de l'ordinateur.

**Acquis d'apprentissage :**

A la fin de cet enseignement, l'élève sera capable de :

- Démontrer une connaissance et une compréhension approfondies des mathématiques ainsi que des disciplines des sciences et de l'ingénierie (**C1.1**)
- Appliquer les connaissances et la compréhension des mathématiques ainsi que des disciplines des sciences et de l'ingénierie (**C1.2**)
- Démontrer une connaissance et une compréhension approfondies des processus et des méthodes d'analyse et des solutions de problèmes d'ingénierie (**C2.1**)
- Identifier et justifier des méthodes appropriées et pertinentes d'analyse/solution de problèmes d'ingénierie très complexes (**C2.3**)

**2. Pré-requis(autres UE et compétences indispensables pour suivre l'UE concernée)**

- Notions élémentaires de l'algèbre binaire

**3. Répartition d'Horaire de Module**

| <i>Intitulé de l'élément d'enseignement</i> | <i>Total</i> | <i>Cours</i> | <i>TD</i> | <i>Atelier</i> | <i>PR</i> |
|---------------------------------------------|--------------|--------------|-----------|----------------|-----------|
| Module : <b>Systèmes logiques</b>           | 42H          | 25H.5        | 16H.5     |                |           |

**4. Méthodes pédagogiques et moyens spécifiques au Module**

(pédagogie d'enseignement, ouvrages de références, outils matériels et logiciels)

- Supports de Cours
- Projecteur et Tableau
- Travaux dirigés

**Bibliographie**

| <b>Titre</b>                                            | <b>Auteur(s)</b> | <b>Edition</b> |
|---------------------------------------------------------|------------------|----------------|
| <b>Circuits logiques combinatoires et séquentielles</b> | Hichem TRABELSI  | Collection CPU |

|                                                                                                                                                                            |            |    |               |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------|----|---------------|
| <b>5. Contenu</b> ( <i>Descriptifs et plans des cours / Déroulement / Détail de l'évaluation de l'activité pratique</i> )                                                  |            |    | Mise à jour : |
| <b>Module 1 : Systèmes logiques</b>                                                                                                                                        |            |    |               |
| <b>Séance 1 :</b> <ul style="list-style-type: none"><li>• Les systèmes de Numération &amp; Codes binaires.</li></ul>                                                       | Cours      | 3H |               |
| <b>Séance 2 :</b> <ul style="list-style-type: none"><li>• Arithmétique binaire.</li></ul>                                                                                  | Cours      | 3H |               |
| <b>Séance 3</b> <ul style="list-style-type: none"><li>• Algèbre de BOOLE</li></ul>                                                                                         | Cours      | 3H |               |
| <b>Séance 4 :</b> <ul style="list-style-type: none"><li>• TD : Algèbre de BOOLE &amp; Arithmétique binaire</li></ul>                                                       | TD         | 3H |               |
| <b>Séance 5</b> <ul style="list-style-type: none"><li>• Circuits Combinatoires</li><li>• L'additionneur</li><li>• Le soustracteur comparateur</li><li>• Exemples</li></ul> | Cours & TD | 3H |               |
| <b>Séance 6 :</b> <ul style="list-style-type: none"><li>• Le multiplexeur-démultiplexeur</li></ul>                                                                         | Cours      | 3H |               |
| <b>Séance 7 :</b> <ul style="list-style-type: none"><li>• Codeur-Le décodeur : Exemples</li></ul>                                                                          | Cours      | 3H |               |
| <b>Séance 8 :</b> <ul style="list-style-type: none"><li>• TD : Circuits combinatoire</li></ul>                                                                             | TD         | 3H |               |
| <b>Séance 9 :</b> <ul style="list-style-type: none"><li>• Circuits Séquentiels : Les bascules</li></ul>                                                                    | Cours      | 3H |               |
| <b>Séance 10 :</b> <ul style="list-style-type: none"><li>• TD : bascules</li></ul>                                                                                         | TD         | 3H |               |
| <b>Séance 11 :</b> <ul style="list-style-type: none"><li>• Les compteurs asynchrones &amp; Décompteurs asynchrones</li></ul>                                               | Cours      | 3H |               |
| <b>Séance 12 :</b> <ul style="list-style-type: none"><li>• TD : compteurs asynchrones Décompteurs asynchrones</li></ul>                                                    | TD         | 3H |               |
| <b>Séance 13</b> <ul style="list-style-type: none"><li>• Les compteurs synchrones &amp; Décompteurs synchrones</li></ul>                                                   | Cours      | 3H |               |
| <b>Séance 14:</b> <ul style="list-style-type: none"><li>• TD : compteurs synchrones Décompteurs synchrones</li><li>• Révision</li></ul>                                    | TD         | 3H |               |

**6. Mode d'évaluation de Module**(nombre, types et pondération des contrôles)

| Eléments d'enseignement           | Coeff    | DS         | EX         | TP | PR |
|-----------------------------------|----------|------------|------------|----|----|
| Module - <b>Systèmes logiques</b> | <b>2</b> | <b>40%</b> | <b>60%</b> |    |    |

Pour valider le module, les étudiants passeront un examen dont le coefficient est de 60% et un DS dont le coefficient est de 40%.

La durée de tous les examens (Examen, DS) est de 1h30.

Le DS est planifié durant la semaine 7 et testera les connaissances acquises.

Quant à l'examen, il est planifié après l'écoulement des 14 semaines et portera sur toutes les thématiques enseignées tout au long les 42 heures.

Le module est validé si l'étudiant obtient une moyenne supérieure ou égal à 10 sur 20.

Dans l'ensemble, l'examen vise à évaluer les étudiants à la fois sur leurs capacités à démontrer une connaissance et une compréhension approfondies des processus et des méthodes d'analyse et des solutions de problèmes d'ingénierie et identifier et justifier des méthodes appropriées et pertinentes d'analyse/solution de problèmes d'ingénierie très complexes.